Diseño e implementación de un modulador y un demodulador SSK (Space Shify Keying) para comunicación por luz visible (VLC) utilizando la Fpga (Fiel Programmable Gate Array) CYCLONE III de Altera.

Para citar o enlazar este item, por favor use el siguiente identificador: http://dspace.ups.edu.ec/handle/123456789/5367
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorTipán Simbaña, Milton Napoleón-
dc.contributor.authorCaiza Guanochanga, Gustavo Javier-
dc.contributor.authorEcheverría Chilla, Jonathan Andrés-
dc.date.accessioned2013-12-13T20:51:23Z-
dc.date.available2013-12-13T20:51:23Z-
dc.date.issued2013-11-
dc.identifier.urihttp://dspace.ups.edu.ec/handle/123456789/5367-
dc.descriptionInitially optical communications and modulations was investigated mainly in systems-Multiple Input Single Output (Multiple Input Single Output, MISO). Then the design and simulation in the DSP Builder software was performed. One MISO system which consists of 4 transmitters and a receiver was implemented, the conditions are that only one transmitter is active at any given time and the rest remain inactive, for which the coding bits was performed, the receiver must recover performing decoding the transmitted data bits.en_ES
dc.description.abstractInicialmente se investigó las comunicaciones ópticas y las modulaciones principalmente en sistemas de Múltiple Entrada-Simple Salida (Multiple Input Single Output, MISO). Luego se realizó el diseño y simulación en el software DSP Builder. Se implementó un sistema MISO el cual consta de 4 transmisores y un receptor, las condiciones son que un solo transmisor se encuentre activo en cualquier instante de tiempo y el resto permanezcan inactivos, para lo cual se realizó la codificación de bits, el receptor debe recuperar los datos transmitidos realizando decodificación de bits.en_ES
dc.formatapplication/pdf
dc.language.isospaen_ES
dc.rightsopenAccess
dc.subjectSISTEMA DE TRANSMISIÓN DE DATOSen_ES
dc.subjectSOFTWARE LIBREen_ES
dc.titleDiseño e implementación de un modulador y un demodulador SSK (Space Shify Keying) para comunicación por luz visible (VLC) utilizando la Fpga (Fiel Programmable Gate Array) CYCLONE III de Altera.en_ES
dc.typebachelorThesisen_ES
ups.carreraIngeniería Electrónica-
ups.sedeSede Quito-
Appears in Collections:Grado

Files in This Item:
File Description SizeFormat 
UPS-ST001043.pdfTexto completo7,49 MBAdobe PDFView/Open


This item is licensed under a Creative Commons License Creative Commons