Diseño, Desarrollo e implementación de filtros digitales para eliminar ruido de la red electrica en circuitos electrónicos, utilizando la FPGA SPARTAN 3E y LABVIEW para el laboratorio de procesamiento digital de señales.
Para citar o enlazar este item, por favor use el siguiente identificador:
http://dspace.ups.edu.ec/handle/123456789/5357
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Oñate Cadena, Luis Germán | - |
dc.contributor.author | Castillo Calderón, Javier Alejandro | - |
dc.date.accessioned | 2013-12-13T03:25:48Z | - |
dc.date.available | 2013-12-13T03:25:48Z | - |
dc.date.issued | 2013-09 | - |
dc.identifier.uri | https://dspace.ups.edu.ec/handle/123456789/5357 | - |
dc.description | El proyecto de tesis “ Diseño, desarrollo e implementación de filtros digitales para eliminar ruido de la red eléctrica en circuitos electrónicos, utilizando la FPGA Spartan 3E y Labview para el laboratorio de procesamiento digital de señales” de la carrera de Electrónica de la Universidad Politécnica Salesiana es un proyecto de investigación cuyo objetivo principal es utilizar las prestaciones del software gráfico Labview al permitir una implementación en la tarjeta de desarrollo FPGA Spartan 3E mediantes sus controladores que permiten el diseño e implementación de filtros digitales, con lo cual se logra implementar prácticas que pueden estar a disposición de los estudiantes y docentes en los laboratorios de la Universidad Politécnica Salesiana , mediante el presente poyecto los estudiantes podrán reforzar los conocimientos teóricos que se reciben en el curso de Procesamiento de Señales Digitales (DSP). | en_ES |
dc.description.abstract | The thesis project “Design, development and implementation of digital filters to remove noise from the power supply in electronic circuits, using Labview FPGA Spartan3E and Laboratory Digital Signal Processing" of the race Electronics Salesian Polytechnic University is a research project whose main objective is to use the Lab VIEW graphical software performance by allowing an implementation in FPGA development board Spartan 3E whit their drivers that allow the design and implementation of digital filters, which is achieved by implementing practices that can be available to students and teachers in the laboratories of the Salesian University, poject to here by students can rein force the theoretical know ledge received in the course of Digital Signal Processing(DSP). | en_EN |
dc.format | application/pdf | - |
dc.language.iso | spa | en_ES |
dc.rights | openAccess | - |
dc.subject | INGENIERÍA ELECTRÓNICA | en_ES |
dc.subject | ANÁLISIS DE SISTEMAS | en_ES |
dc.subject | FILTROS DIGITALES (MATEMÁTICAS) | en_ES |
dc.subject | REDES ELÉCTRICAS | en_ES |
dc.subject | COMUNICACIÓN | en_ES |
dc.subject | CIRCUITOS | en_ES |
dc.subject | CIRCUITOS ELECTRÓNICOS | en_ES |
dc.subject | SOFTWARE LIBRE | en_ES |
dc.subject | LABORATORIOS | en_ES |
dc.title | Diseño, Desarrollo e implementación de filtros digitales para eliminar ruido de la red electrica en circuitos electrónicos, utilizando la FPGA SPARTAN 3E y LABVIEW para el laboratorio de procesamiento digital de señales. | en_ES |
dc.type | bachelorThesis | en_US |
ups.carrera | Ingeniería Electrónica | - |
ups.sede | Sede Quito | - |
Appears in Collections: | Grado |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
UPS - ST001034.pdf | Texto completo | 2,83 MB | Adobe PDF | View/Open |
This item is licensed under a Creative Commons License