Implementación en FPGA de un sistema totalmente digital de recuperación de reloj

Para citar o enlazar este item, por favor use el siguiente identificador: http://dspace.ups.edu.ec/handle/123456789/8397
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.authorCárdenas, Daniel-
dc.contributor.authorArévalo, Germán-
dc.date.accessioned2015-04-10T22:12:18Z-
dc.date.available2015-04-10T22:12:18Z-
dc.date.issued2011-12-
dc.identifier.urihttps://dspace.ups.edu.ec/handle/123456789/8397-
dc.descriptionLa recuperación de la señal de reloj y de datos CDR es un subsistema importante de cada dispositivo de comunicaciones dado que el receptor debe recuperar la información exacta del reloj del transmisor, misma que está usualmente codificada dentro de la trama de datos entrante. Se han desarrollado algunas técnicas analógicas para CDR basadas en la teoría de PLLs empleando un VCO externo. Sin embargo, en algunas ocasiones la conexión del núcleo digital (FPGA, DSP) con los componentes externos puede resultar complicada. De este modo, el núcleo digital es también utilizado para solventar la tarea de la recuperación de la señal de reloj mediante técnicas totalmente digitales, sin el uso de un VCO externo. El presente artículo describe un subsistema totalmente digital de recuperación de señal de reloj, implementado en un FPGA.en_US
dc.description.abstractClock and data recovery CDR is an important subsystem of every communication device since the receiver must recover the exact transmitter’s clock information usually coded into the incoming stream. Some analogue techniques for CDR have been developed based on PLL theory employing an external VCO. However, sometimes external components could be cumbersome when interfacing them with the digital core (FPGA, DSP) already present in the device. Thus, the digital core is also used to carry out the timing recovery task by all-digital techniques i.e. without an external VCO. This article will describe an all digital timing recovery subsystem using digital techniques implemented on a FPGA.en_US
dc.language.isoesen_US
dc.rightsopenAccess-
dc.subjectRECUPERACIÓN DE LA SEÑAL DE RELOJ Y DATOS CDRen_US
dc.subjectFPGAen_US
dc.subjectDSPen_US
dc.subjectSINCRONIZACIÓNen_US
dc.subjectRECUPERACIÓN DEL TIEMPOen_US
dc.titleImplementación en FPGA de un sistema totalmente digital de recuperación de relojen_US
dc.typeArticleen_US
Pertenece a las colecciones: Núm. 06 (julio-diciembre 2011)

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
Implementación en FPGA de un sistema totalmente digital de recuperación de reloj.pdfRecuperación del tiempo.1,76 MBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons