Diseño y desarrollo de entrenador de fpga libre de bajo costo basado en fpga alhambra II

Para citar o enlazar este item, por favor use el siguiente identificador: http://dspace.ups.edu.ec/handle/123456789/18129
Título : Diseño y desarrollo de entrenador de fpga libre de bajo costo basado en fpga alhambra II
Autor : Álvarez, Luis
Astudillo, Christian
Resumen traducido: La presente investigación dentro del proyecto integrador está enfocada en el desarrollo y diseño de una matriz de puertas programables o placa FPGA (Field-Programmable Gate Array), siendo este un dispositivo semiconductor que se caracteriza por tener componentes lógicos programables que comparten una arquitectura de interconexión. Para ello, se toma como base placas ya existentes en el mercado, esto con la finalidad de obtener una herramienta de carácter académico cuyo principal objetivo es buscar la optimización de recursos, y minimización de costos de dispositivos electrónicos orientados al aprendizaje de nuevas tecnologías basadas en plataformas libres. Lo antes indicado nos permite contar con una aplicación de la electrónica digital y la programación de una forma más dinámica, a través de código abierto que permita distribuir tanto el software (open source) como el hardware (open hardware), en beneficio de la comunidad estudiantil, garantizando el uso libre de esta herramienta tecnológica.
Palabras clave : FPGA
Software libre
Edición de modelos
Académico
Electrónica digital
Programación
Fecha de publicación : 23-jul-2019
URI : https://dspace.ups.edu.ec/handle/123456789/18129
Idioma: spa
Pertenece a las colecciones: Número 2

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
Rev_Juv_Cie_Sol_0207.pdfTexto del artículo1,09 MBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons